
第一階段 FPGA介紹
1. FPGA的優(yōu)勢(shì)
2. FPGA典型結(jié)構(gòu)圖
3. LUT原理
4. FPGA上電配置過(guò)程時(shí)序圖
5. FPGA基本開(kāi)發(fā)流程
6.讀懂芯片Datasheet、芯片選型
第二階段 Verilog講解
1. VerilogHDL語(yǔ)言簡(jiǎn)介
2.VerilogHDL和VHDL語(yǔ)言比較
3. Verilog語(yǔ)法講解
第三階段 開(kāi)發(fā)技術(shù)講解
1. 鎖存器、觸發(fā)器
2. 時(shí)序的基本概念
3. 異步時(shí)鐘域和亞穩(wěn)態(tài)
4. 狀態(tài)機(jī)的設(shè)計(jì)
5. 復(fù)位講解
6.串并和并串轉(zhuǎn)換講解
7.流水線技術(shù)講解
8. 乒乓操作技巧
9. 雙向端口使用
10.數(shù)據(jù)同步
11. Xilinx原語(yǔ)講解
12. DCM講解
13.RAM核的使用講解
14.FPGA時(shí)序約束
15. IP核生成技巧
16. ChipscopeICON和ILA
17.FIFO控制器設(shè)計(jì)
第四階段 模塊接口設(shè)計(jì)
1.UART接口設(shè)計(jì)
2.D/A及A/D轉(zhuǎn)換控制模塊設(shè)計(jì)
3.HDLC總線控制器設(shè)計(jì)
4.SDRAM/DDR3控制器設(shè)計(jì)
5.NANDFLASH控制器設(shè)計(jì)及故障排除
6.1553B總線控制器設(shè)計(jì)
7.SD卡控制器設(shè)計(jì)
8.VGA控制器設(shè)計(jì)
9.LCD顯示設(shè)計(jì)
10.PCI/PCIE接口設(shè)計(jì)
11.USB接口設(shè)計(jì)
12.I2C接口設(shè)計(jì)
13.SPI接口設(shè)計(jì)
14.I2S接口設(shè)計(jì)
15.SATA接口設(shè)計(jì)
16.SRIO接口設(shè)計(jì)
17.10GBASE
18.FIR濾波器設(shè)計(jì)
19.案例設(shè)計(jì)
20.交流總結(jié)

請(qǐng)
登錄
后發(fā)表評(píng)論
新評(píng)論
全部
第1節(jié)
第2節(jié)
第3節(jié)
第4節(jié)
第5節(jié)
第6節(jié)
第7節(jié)
第8節(jié)
第9節(jié)
第10節(jié)
第11節(jié)
第12節(jié)
第13節(jié)
第14節(jié)
第15節(jié)
第16節(jié)
第17節(jié)
我的報(bào)告 / 所有報(bào)告